製品概要 |
~JPEG伸長IPコア ~
特徴:
1.対応するJPEG形式
・YUV形式:4:2:0 4:2:2 4:4:4 ・処理マーカー: SOI, APP, DQT, DHT, SOF0 SOS, EOI左記以外は無視されます
・出力形式:RGB 8:8:8 ・ ハフマン符号:ヘッダ情報より生成 ・Qテーブル:ヘッダ情報より生成
2.Memory インターフェース
・ビット幅:32bit(ARGB) ・容量:JPEGコードデータ領域 (最大4GB) ・デコード後の画像データ(最大4GB)
・データ転送のハンドシェイクは, 1サイクルのREQ/ACK方式で、SDRAM, DDR, DDR2, SRAMなどの各種メモリーコントローラーに対応
3.CPUインターフェース
・ビット幅:32bit ・FPGA内蔵CPU MicroBlaze用, NIOS2に対応 ・その他、標準的CPUインターフェースに対応、 割り込み発生回路 (終了、FIFO状態、エラー)
4.回路基本性能
・クロック周波数: 100MHz ・処理速度: 1pixel/1.5CLK ・ゲート数: 約10-20万Gate(用途により可変)
5.P1_JpegDecのメリット
・JPEGデコーダーをハードウエア実装することにより、液晶パネルなどの表示装置への映像出力を高速に行うことが可能となります。
・JPEGエンコーダー(P1_JpegEnc)とセットで使用することにより、カメラの撮像を圧縮してSDカードなどに記録、記録した動画をその場で再生するシステムが可能となります。
・フルハードウエアで構成されており、OSを搭載しない簡易的なマイコンシステムやFPGA内蔵のCPUで動作可能です。
・低コストでも高性能なデジタルビデオ入出力システムを作ることができます。
・機種依存のないVerilog2001形式で記述されており、システムLSIに搭載するIPコアとしても使用可能です。
6.P1_JpegDecの使用例
・静止画伸長機能:カラープリンター カラーコピー機 デジタルフォトフレーム ・モーションJPEG再生機能: 液晶表示パネル装置 PDA端末 携帯端末 |