ASIC/FPGA設計シニアエンジニア PMクラス 40代 2月~
| NO. | J20090108-4 |
|---|---|
| 人材種別 | 人材 |
| 契約形態 | 派遣/請負 |
| 得意分野 | 画像 ARMのAHBバス周り |
| スキル/実績 | 言語:VeriogーHDL、VHDL OS:UNIX、Windows、Linux TOOL:DesignCompiler、DFTーCompiler、Primetime、VCS、Formality、DFTAdvisor、FastCan、Modelsim、ConformaLed、Simvsion、VerilogーXL、NCーVerilog、RTQualify、0ーinCDC、Verdi、ISE、Synplify Pro,Quatertus、OrCAD |
| 期間 | 2月~ 単、長期可能 |
| 年齢 | 43歳 |
| 居住地 | 横浜 |
| 国籍 | 日本 |
| 備考 |








