ASIC/FPGA設計・検証エンジニア 20代 2月~ 関東圏
| NO. | J20090108-3 |
|---|---|
| 人材種別 | 人材 |
| 契約形態 | 派遣 |
| 得意分野 | ARM回りのペリフェラルの検証他 |
| スキル/実績 | 言語:VeriogーHDL、C言語 OS:UNIX、Windows、Linux TOOL:VerilogーXL、NCーVerilog、RTQualify、0ーinCDC、Verdi、ISE、Synplify |
| 期間 | 2月~ 単、長期可能 |
| 年齢 | 29歳 |
| 居住地 | 横浜 |
| 国籍 | 日本 |
| 備考 |
| NO. | J20090108-3 |
|---|---|
| 人材種別 | 人材 |
| 契約形態 | 派遣 |
| 得意分野 | ARM回りのペリフェラルの検証他 |
| スキル/実績 | 言語:VeriogーHDL、C言語 OS:UNIX、Windows、Linux TOOL:VerilogーXL、NCーVerilog、RTQualify、0ーinCDC、Verdi、ISE、Synplify |
| 期間 | 2月~ 単、長期可能 |
| 年齢 | 29歳 |
| 居住地 | 横浜 |
| 国籍 | 日本 |
| 備考 |
Copyright(c) 設計開発何でも.com All rights reserved.